Memenuhi tugas mata kuliah Sistem Digital & Mikroprosessor.Deskripsi lengkap
gfhjbkjnkjnDeskripsi lengkap
bb
Sift Register
Risk Register
Full description
contoh register resiko
Notarial Register.Full description
tahap register risiko pada proses manajemen risiko ISO 31000
SISTEM DIGITAL Register dan Pencacah (Counter)
REGISTER & PENCACAH (COUNTER) •
•
•
•
Register adalah sekumpulan sel-sel yang dapat menyimpan informasi dalam bentuk biner Register sering digunakan sebagai tempat untuk menyimpan data biner Juga digunakan untuk pergerakan data pada proses operasi komputer Pencacah (counter ) adalah register yang menunjukkan urutan tertentu yang perubahannya mengikuti pulsa-pulsa input 2
REGISTER 4 bit dengan menggunakan D-FF
D3
D Q
A3
C D2
D Q
A2
C
Input D3D2D1D0 akan ditransfer ke output A3A2A1A0 pada saat pulsa clock CP naik
D1
D Q
A1
C D0
D Q
CP
C
A0
3
REGISTER 4 bit dengan menggunakan D-FF & Clear
D Q
D3
A3
C D2
D Q
A2
C D1
Input clear = 0 membuat semua bit output = 0
D Q
A1
C D0
D Q
CP
C
A0
Clear 4
Register 4 bit dengan Parallel Load Mux 2:1
D3
D Q
Pada saat clock naik: Bila Load=0, output akan sama dengan nilai sebelumnya. Bila Load=1 maka data input akan ditransfer ke output
A3
C Mux 2:1
D2
D Q
A2
C Mux 2:1
D1
D Q
A1
C Mux 2:1
D0
D Q
A0
C Load
Clock 5
Register Geser (Shift Register ) 4 bit Input serial
D Q
D Q
D Q
D Q
C
C
C
C
Output serial
Clock
Setiap pulsa clock, bit-bit input akan bergeser ke kanan
6
Transfer serial dari register A ke register B
Register geser A
Register geser B
Pengatur geser Diagram Blok
Pengatur geser
Diagram waktu 7
Penambahan Serial Pengatur geser
Register geser A
Register geser B
8
Register geser Universal
S1
S0
Fungsi
0
0
Tetap
0
1
Geser Kanan
1
0
Geser kiri
1
1
Load
Output paralel
Input serial geser kanan
Input serial geser kiri Input paralel
9
PENCACAH ASINKRON (RIPPLE ) 4 BIT
Semua J & K berharga 1
DCBA
Kembali ke 0000
10
4 BIT BINARY RIPPLE COUNTER (2) A3
A2
A1
A0
Kondisi perubahan flip-flop
0
0
0
0
A0 akan toggle untuk setiap perubahan
0
0
0
1
…… dari 1 ke 0
0
0
1
0
A1 akan toggle untuk setiap perubahan
0
0
1
1
A0 dari 1 ke 0
0
1
0
0
A2 akan toggle untuk setiap perubahan
0
1
0
1
A1 dari 1 ke 0
0
1
1
0
0
1
1
1
1
0
0
0
A3 akan toggle untuk setiap perubahan
1
0
0
1
A2 dari 1 ke 0
..
..
..
.. 11
PENCACAH ASINKRON 4 BIT
Hitung
Hitung
Logika 1 Dengan flip-flop T
Dengan flip-flop D 12
PENCACAH BCD ASINKRON A4
A3
A2
A1
Kondisi perubahan flip-flop
0
0
0
0
A1 akan toggle untuk setiap perubahan
0
0
0
1
…… dari 1 ke 0
0
0
1
0
A2 akan toggle untuk setiap perubahan
0
0
1
1
A1 dari 1 ke 0, kecuali bila ………
0
1
0
0
A3 akan toggle untuk setiap perubahan
0
1
0
1
A2 dari 1 ke 0
0
1
1
0
0
1
1
1
1
0
0
0
A4 akan ….. untuk setiap perubahan
1
0
0
1
A? dari 1 ke 0, kecuali bila …….
0
0
0? 0 13
PENCACAH SINKRON 3 BIT State diagram dan tabel eksitasi dengan menggunakan T-FF
Present State
Next State
Input T-FF
A2
A1
A0
A2
A1
A0
TA2
TA1
TA0
0
0
0
0
0
1
0
0
1
0
0
1
0
1
0
0
1
1
0
1
0
0
1
1
0
0
1
0
1
1
1
0
0
1
1
1
1
0
0
1
0
1
0
0
1
1
0
1
1
1
0
0
1
1
1
1
0
1
1
1
0
0
1
1
1
1
0
0
0
1
1
1 14
Dengan menggunakan T-FF
15
Rangkaian pencacah sinkron 3 bit
16
DIAGRAM BLOK PENCACAH BCD 3 DIGIT
Pencacah BCD Ratusan
Pencacah BCD Puluhan
Pencacah BCD
Hitung
Satuan
17
PENCACAH SINKRON BIT (1) State diagram
18
Tabel eksitasi dengan menggunakan JK-FF Present State
Next State
Input JK-FF
A3
A2
A1
A0
A3
A2
A1
A0
J3
K3
0
0
0
0
0
0
0
1
0
X
0
0
0
1
0
0
1
0
0
0
0
1
0
0
0
1
1
0
0
1
1
0
1
0
0
1
0
0
0
1
0
1
0
1
0
0
1
1
0
0
1
1
1
0
1
K2
J1
K1
J0
K0
0
X
0
X
1
X
X
0
X
1
X
X
1
0
X
0
X
X
0
1
X
0
0
X
1
X
X
1
X
1
0
1
0
X
X
0
0
X
1
X
1
1
0
0
X
X
0
1
X
X
1
0
1
1
1
0
X
X
0
X
0
1
X
1
1
0
0
0
1
X
X
0
X
1
X
1
0
0
1
0
0
1
X
1
0
X
0
X
1
X
0
0
1
1
0
1
0
X
1
0
X
1
X
X
1
1
0
1
0
1
0
1
1
X
1
0
X
X
0
1
X
1
0
1
1
1
1
0
0
X
1
1
X
X
1
X
1
--dst--
J2
--dst-19
PENCACAH SINKRON 4 BIT MENGGUNAKAN JKFF
Hitung
Ke tahap berikutnya
20
APA YANG DILAKUKAN RANGKAIAN INI?
PENCACAH BINER “UP-DOWN”
21
Hitung
PENCACAH BINER DENGAN PARALLEL LOAD
Output carry
22
DUA BENTUK IMPLEMENTASI PENCACAH BCD DENGAN LOAD PARALEL
Pencacah 4 bit dengan Clear & Load
Hitung Clear Clock
Pencacah 4 bit dengan Clear & Load
Hitung Clear Clock
Input = 0
Menggunakan input Load
Menggunakan input Clear Pada cara ini input tidak berpengaruh
23
Referensi •
Morris Mano, Digital Design 5 th Edition, Pearson Prentice Hall, 2011