Generador de paridad: Para modificar el circuito de la figura 4.25 (a) a un "generador de paridad impar", todo lo que se necesita es un inversor en la salida. Verificador de Paridad: Para modificar el circuito de la figura 4.25 (b) "Odd Parity Checker", las puertas exclusivas de 2 entradas deben ser cambiadas a puertas NOR exclusivas de 2 entradas.
(a) Cuando todas las otras entradas de la puerta OR estén en el estado LOW, la señal lógica pasará a su salida sin cambios. (b) Cuando todas las otras entradas de la puerta AND estén en el estado HIGH, la señal lógica pasará a su salida sin cambios. (c) Cuando todas las otras entradas a la puerta NAND están en el estado HIGH, la señal lógica pasará a su salida en forma invertida. (d) Cuando todas las otras entradas a la puerta NOR están en el estado LOW, la señal lógica pasará a su salida en forma invertida.
(a) No. Un circuito lógico debe tener dos entradas para ser utilizado como un circuito habilitar / deshabilitar. (b) No. La entrada de control de una puerta XOR puede ser ALTA o BAJA. Si la entrada de control es LOW, la señal en la otra entrada no es afectada. Si la entrada de control es ALTA la señal en la otra entrada pasara a su forma invertida.
(a) 1. La salida del inversor está puesta a tierra internamente. 2. La salida del inversor está puesta a tierra externamente. 3. La entrada que es accionada por la salida del inversor está puesta a tierra internamente. (b) La salida del inversor se cortocircuita a la salida de otro circuito lógico.
(a) Como Z1-4 es esencialmente flotante, la sonda lógica mostrará un nivel lógico indeterminado. (b) Habrá 1.4v-1.8v en la salida. (c)
El terminal Z2-9 flotará (HIGH en TTL) ya que Z1-4 se abre internamente. Así, la señal en Z2-8 es la opuesta de la señal en Z2-10. (d)
IC Z2-2 estará flotando y por lo tanto su voltaje fluctúa mientras recoge el ruido. Por lo tanto, el nivel Z2-3 será impredecible. IC Z2 también puede sobrecalentarse y eventualmente destruirse a sí mismo.
1) Primero aislar Z1-4 de Z2-1 usando uno de los siguientes métodos: (a) cortar la traza de Z1-4 a Z2-1. (b) recorte de pin 4 de Z1. (c) recorte de pin 1 de Z2. 2) Compruebe si Z1-4 está pulsando. Si lo es, entonces uno puede estar seguro de que el inversor Z1 está funcionando correctamente. Si está siempre LOW (internamente cortocircuitado a tierra) entonces el inversor Z1 debe ser reemplazado.
3) Si el paso 2 anterior demuestra IC Z1 para funcionar correctamente entonces el problema debe ser con NAND puerta Z2 (interna en cortocircuito a tierra). Mediante el uso de una sonda lógica, compruebe el nivel lógico en Z2-1. Lo más probable es que tendrá una lógica permanente LOW que mantiene Z1-4 LOW y Z2-3 HIGH. Reemplace Z2.
1) Error de polarización de IC (Vcc AND / OR Tierra). 2) Z2-2 está abierto internamente (flotante). 3) Z2-1 está abierto internamente (flotante). 4) Z2-3 está abierto internamente (flotante). Procedimiento: Con un VOM o sonda lógica, verifique Vcc y Tierra del IC. Si el Vcc y la tierra las mediciones son correctas, desconecte el Z2-3 de cualquier carga que esté manejando. Si el problema persiste, reemplace Z2.
Sí. (c), (e), (f). (a) No. Esto habría mantenido el punto X en una lógica LOW permanentemente y el primer caso (A = 1, B = 0) no habría funcionado. (b) No. Un abierto en Z2-13 tiene el mismo efecto que una lógica ALTA (sólo en TTL). Así, en el segundo caso (A = 0, B = 1, C = 1) Z2-11 hubiera sido LOW y Z2-8 HIGH. (d) No. Esto habría causado IC Z2 ser imparcial e impedir que el circuito funcione correctamente para el primer caso. (g) No. Esto hubiera causado que Z2-10 estuviera siempre LOW y Z2-8 HIGH para todos los casos.
1) Hacer A = 0 (Z1-1), B = 1 (Z1-2) y C = 1 (Z2-12). Este es el caso que hace que el circuito funcione mal. Observe que las otras tres combinaciones posibles de A y B no causan un problema. Sabemos que el IC Z1 está funcionando a partir de los resultados del primer caso. 2) Los niveles lógicos en Z2-13 y Z2-12 deben ser ALTOS. (a) Compruebe si Z2-11 tiene una LOW lógica. (b) Si Z2-11 es LOW y Z2-9 no apaga la alimentación del circuito. (c) Utilice un VOM para realizar un control de continuidad entre Z2-11 y Z2-9. Si hay un abierto, encontrarlo y restablecer la continuidad entre estos dos puntos. 3) Si después de realizar el paso dos el técnico encuentra que existe una buena conexión entre Z2-11 y Z2-9, entonces se podría concluir que la salida Z2-11 o la entrada Z2-9 está externamente en cortocircuito a Vcc. Puesto que el circuito todavía tiene la energía apagada de la última comprobación. el técnico debe hacer una comprobación de continuidad para ver si la traza entre Z2-11 y Z2-9 está externamente en cortocircuito a Vcc. Si hay un corto a Vcc. encontrarlo y eliminarlo. Si no se encuentra ningún cortocircuito externo a Vcc entonces Z2-11 o Z2-9 o ambos deben ser internamente cortos a Vcc o tener una apertura interna. En cualquier caso, debe realizarse la sustitución de IC Z2.
Esta es una pregunta difícil. Usted ha notado que Z2-6 y Z2-11 estarán en el mismo nivel lógico excepto para los dos casos que no funcionan. Para estos casos, se supone que Z2-6 y Z2-11 son diferentes. Puesto que miden indeterminado para esos casos, es probable que Z2-6 y Z2-11 estén en cortocircuito juntos, probablemente por un puente de soldadura. El cortocircuito no tendrá efecto en todos aquellos casos en que estas dos salidas estén al mismo nivel.
(b) Si el Z1-2 se cortocircuitó internamente a tierra, el circuito no habría detectado esta condición de ALARMA cuando el pasajero no se ató su cinturón de seguridad. (c) Dado que se trata de un circuito lógico TTL, si hubiese una conexión abierta entre Z2-6 y Z2-10, el circuito habría funcionado como si un HlGH lógica estuviera presente en Z2-10. Esto hubiera causado que el circuito SIEMPRE asumiera que un pasajero estaba en el asiento con el respectivo cinturón de seguridad sujetado.
Dado que el problema sólo se manifiesta cuando un ocupante está presente en el coche y el encendido está encendido, se puede deducir que IC Z2 está funcionando correctamente. El problema debe ser con IC Z1. Las siguientes son las posibles fallas del circuito: (a) IC Z1 no está debidamente sesgada.} Más probable (b) IC Z1 se enchufa hacia atrás.} problemas. Posibilidades remotas: (c) Z1-4 y Z1-2 están en cortocircuito interno a Vcc. (d) Z1-4 y Z1-2 están abiertos internamente. (e) Una conexión abierta de Z1-2 a Z2-5, y de Z1-4 a Z2-2. (f) La conexión de Z1-2 a Z2-5 se pone en cortocircuito externo a Vcc, así como la conexión de Z1-4 a Z2-2. (9) Z1-1 y Z1-3 están internamente en cortocircuito a tierra. Procedimiento: 1) Efectúe las mediciones de voltaje necesarias para confirmar el sesgo de IC Z1 adecuado. Compruebe la correcta orientación de IC Z1. 2) Compruebe los niveles lógicos en Z1-2 y Z1-4 con una sonda lógica. Si IC Z1 está funcionando correctamente entonces una lógica TTL LOW debe estar presente en estos puntos.
3) Si estos niveles lógicos siguen siendo ALTOS, usando un ohmímetro, compruebe si hay cortocircuitos externos en Vcc o trazas de PC abiertas. 4) Comprobar los niveles lógicos en Z1-1 y Z1-3 con una sonda lógica. si IC Z1 debe funcionar correctamente entonces una lógica TTL ALTA debe estar presente en estos puntos. 5) Si estos niveles lógicos son BAJOS, utilice un ohmímetro para verificar si hay cortocircuitos externos en tierra. 6) Si los pasos anteriores no revelan una causa probable, Z1 debe estar dañado internamente y debe ser reemplazado.
Por alguna razón Z2-13 es siempre ALTO. Las siguientes son las posibles fallas del circuito: (a) Z2-13 está cortocircuitado internamente a Vcc. (b) Z2-8 está en cortocircuito interno a Vcc. (c) La conexión de Z2-8 a Z2-13 está abierta o externamente en cortocircuito a Vcc. (d) Z2-9 o Z2-10 están internamente en cortocircuito a tierra. (e) Z2-3 o Z2-6 están internamente en cortocircuito a tierra. (f) Las conexiones de Z2-3 a Z2-9 o de Z2-6 a Z2-10 están externamente en cortocircuito a tierra. Procedimiento: El primer paso para solucionar problemas es asegurarse de que todos los ICs estén correctamente sesgados (Vcc y Tierra) y orientados. I) Aislar Z2-13 de Z2-8 cortando el rastro en la tarjeta de PC o cortando el perno apropiado en IC Z2 (pin 8 o pin 13). Compruebe el nivel de voltaje en Z2-13 con un VOM. Debe estar a unos 0 v, ya que está flotando en este punto. Si la tensión es ~ Vcc, Z2-13 es internamente o externamente cortocircuitado a Vcc y debe ser reemplazado. II) Si no se encuentra un fallo después de realizar el paso I, compruebe el nivel lógico en Z2-8 con una sonda lógica. si es ALTO, compruebe los niveles lógicos en Z2-9 y Z2-10. Uno de ellos o ambos debe ser BAJO. Si ambos son altos. lC Z2-8 está cortocircuitado internamente o externamente a Vcc. III) Si Z2-9 es BAJO Compruebe los niveles lógicos en Z2-1 y Z2-2. Deben ser ambos BAJOS. si son BAJOS, aísle Z2-3 de Z2-9 cortando el rastro en la tarjeta de PC o cortando el pasador apropiado (Z2-3 o Z2-9). Compruebe los niveles lógicos en Z2-3 y Z2-9 con una sonda lógica. Si cualquiera de las dos entradas es LOW, se debe concluir que IC Z2 pin 3 o pin 9 está externamente o internamente cortocircuitado a tierra. IV) Si Z2-10 es LOW, se debe utilizar el mismo procedimiento de prueba para la conexión entre Z2-10 y Z2-6.
(a) Forma bidimensional de una tabla de verdad utilizada para simplificar una expresión de la suma de los productos. (b) La expresión lógica que consiste en dos o más términos AND (productos) que se encuentran por un OR juntos. (c) Ciclo lógico que produce un bit de paridad par o impar para un conjunto dado de bits de datos de entrada. (d) Grupo de ocho 1s que están adyacentes entre sí dentro de un mapa de Kamaugh. (e) Circuito lógico que controla el paso de una señal de entrada a través de la salida. (f) Situación cuando el nivel de salida de un Circuito para un conjunto dado de condiciones de entrada puede ser asignado como 1 o 0. (g) señal de entrada que se deja desconectada en un circuito lógico. (h) Siempre que un nivel de voltaje lógico de una familia lógica particular caiga fuera del rango requerido de voltajes para un lógico 0 o lógico 1. (i) La colisión de la señal es cuando dos señales están "luchando" entre sí. (j) Dispositivo lógico programable (k) La familia TTL (Transistor-Transistor-Logic) es la familia principal de circuitos integrados digitales bipolares. (I) La familia CMOS (Complementary Metal Oxide Semiconductor) pertenece a la clase de lCs digitales unipolares.
Salida Q igual que 5.1
La respuesta mostrada se produciría si el pestillo NAND no funciona como FlIp-Flop. Una lógica permanente ALTA en el IC Z1-4 evitará que el pestillo funcione correctamente y, por lo tanto, el rebote del conmutador aparecerá en Z1-6. Cuando la onda cuadrada de 1KHz es alta, el rebote del interruptor estará presente en Z26.
Las entradas de control deben ser estables para ts = 20 ns antes de la transición de la base.
El FF responderá en los momentos b, d, f, h, j correspondientes a las transiciones de CLK en sentido negativo.
(a) Conecte las entradas J y K permanentemente ALTA. La salida Q será una onda cuadrada con una frecuencia de 5 KHz. (b) La salida Q será una onda cuadrada con una frecuencia de 2.5 KHz
(a) Dado que el FF tiene tH = 0, el FF responderá al valor presente en la entrada D justo antes de la NGT del reloj.
(b) Conecte Q a la entrada D de un segundo FF. y conecte la señal de reloj al segundo FF. La salida del segundo FF se retrasará en 2 periodos de reloj desde los Datos de entrada.
Q es una onda cuadrada de 500 Hz
Si Q ̅ se conecta de nuevo a D, las salidas Q y Q estarán oscilando mientras CLK esté ALTO. Esto se debe a que Q ̅ = 1 producirá S = 0, C = 1 lo que hará que Q ̅ = 0. Este Q ̅ = 0 entonces hará que S = 1, C = 0 lo que hará que Q ̅ = 1.
̅̅̅̅̅̅̅̅̅̅̅o 𝐶𝐿𝐸𝐴𝑅 ̅̅̅̅̅̅̅̅̅ sean J = K = 1 para que FF alterne en cada borde negativo CLK, a menos que las entradas 𝑃𝑅𝐸𝑆𝐸𝑇 BAJAS.
(a) TpLH de CLK a Q es de 200ns. (b) Con un tH = 5ns, el 7474 requiere que sus entradas de control permanezcan estables el tiempo más largo después de la transición CLK. Con un tS = 60ns, el 74C74 requiere que sus entradas de control permanezcan estables el tiempo más largo antes de la transición CLK. ̅̅̅̅̅̅ es 30ns. (c) tW(L) en 𝑃𝑅𝐸
(a) Y puede ir ALTO solo cuando C pasa a ALTO mientras que X ya es ALTO. X puede ir ALTO solo si B pasa a ALTO, mientras que A es ALTO. Por lo tanto, la secuencia correcta es A, B, C. (b) El impulso START inicialmente borra X e Y a 0 antes de aplicar las señales A, B, C. (c)