Informe previo Tema: biestable asíncrono y síncrono 1. Describi ibir el concepto de biestab table asíncrono, funcionamiento y mencione los tipos de latches.
analice ice
su
1.1 Biestable RS Set Reset! asíncrono Son aquellos que cambian de nivel sin ninguna interacción del Reloj (Clock); son llamados latches. Los Latch sirven para poder lograr almacenar una serie de inormación! los cuales al juntarse! pueden ormarse los llamados Latch quad (el cual signiica que puede llegar a almacenar hasta " bits)! etc. Sólo posee las entradas R # S. Se compone internamente de dos puertas lógicas $%$& o $'R! segn se muestra en la siguiente igura
*.+ "os tipos de latches: Latch $%$&
,uncionamiento
Latch $'R
7abla de verdad biestable RS R
S
$ %&R!
$' %(%D!
8
8
q
$. &.
8
*
*
8
*
8
8
*
*
*
$. &.
q
$. &.9 0stado no deseado q9 0stado de memoria
#. Describir el concepto de biestable síncrono, analice su funcionamiento y describa los tipos de flip flops convencionales. #.1 Biestable RS Set Reset! síncrono Circuito -iestable RS sncrono a) # esquema normali/ado b). 0n los -iestables Sncronos las salidas ('utput) logran ser cambiadas respecto a las acciones del e1terior (2nput) dependiendo de una se3al enviada por el reloj (Clock)! lo cual hace que estas salidas sean a un solo ritmo! por lo que se le llama 4Sncrono5. -iestables Sncronos o tambi6n llamados ,lip ,lop! son circuitos compuestos por dos estados estables # pueden ser utili/ados para almacenar inormación. Su tabla de verdad es la siguiente
+.+ Tipos de )lip )lop: +.+.* ,lip ,lop 7ipo :< =no de los m>s importantes en el uso de circuitos digitales avan/ados! tales como contadores # registros.
+.+.+ ,lip ,lop 7ipo & 0ste ,lip ,lop tipo & (&atos! &ata) cuenta con una nica entrada! la cual ser> la que genere la salida. % cada pulso del reloj el estado presente en la entrada ?&? ser> transerido a la salida @ # @A.
*. Diferencias entre latches y flip+flops Los latchs a dierencia de los ,lip,lops no necesitan una se3al de reloj para su uncionamiento. Los liplops se implementan con puertas lógicas # son los bloques b>sicos de construcción de contadores! registros # otros circuitos de control secuencial. Los latches son similares a los liplops! #a que son tambi6n dispositivos de dos estados que pueden permanecer en cualquiera de sus estados gracias a su capacidad de realimentación! lo que consiste en conectar cada una de las salidas a la entrada opuesta.
. )lip+)lop maestro+esclavo
0l liplop tipo :< maestroesclavo se compone de dos partes el maestro # el esclavo. 0l maestro depende de una entrada de habilitación. 0l esclavo est> sincroni/ado con el impulso invertido del reloj # se controla mediante las salidas del maestro. La tabla de verdad es la misma que la de los liplops tipo :< disparados por lanco! e1epto en la manera en que se sincroni/a con la se3al de reloj.
,liplop RS maestroBesclavo. 7abla de la vedad # smbolo lógico.
-. Describir las características de disparo de flip flop por nivel y por flanco. -.1
)lip+)lop
disparado
por
flanco
'tro tipo de lip lop que sincroni/a el cambio de estado durante la transición del pulso de reloj es el lip lop disparado por lanco. Cuando la entrada de reloj e1cede un nivel de umbral especiico ( threshold level)! las entradas son aseguradas # el lip lop no se ve aectado por cambios adicionales en las entradas hasta tanto el pulso de reloj no llegue a cero # se presente otro pulso.
FLIP-FLOP D DISPARADO POR FLANCO POSITIVO %lgunos lip lops cambian de estado en la subida del pulso de reloj! # otros en el lanco de bajada. Los primeros se denominaran ,lip lop disparados por lanco positivo # los segundos ,lip lops disparados por lanco negativo. La distinción entre unos # otros se indicar> con la presencia o ausencia de una negación en la entrada de reloj como se muestra en la igura.
Diferencia entre el flip flop por nivel y por flanco ara el caso de los ,, disparados por lanco positivo la dierencia es que el cambio de estado ocurre en la subida del pulso de reloj. La dierencia b>sica entre lip lops disparados por lanco # los disparados por nivel! es que en los disparados por lanco los cambios se eectan en el rente de bajada o en el de subida del pulso de reloj! # aunque las entradas cambien de valor durante la duración del pulso! no se eectan cambios hasta el siguiente pulso de reloj. 0n los lip lops disparados por nivel en cambio el lip lop responde a los cambios de las entradas mientras el pulso de reloj est> en *.
0n cuanto a la representación los ,, disparados por nivel no poseen el smbolo D en la entrada de reloj.
G. sando flip flop /0 desarrollar los circuitos para convertir a: a! )lip flop SR b! )lip flop D c! )lip flop T
/0 )lip )lop to SR )lip )lop 0ste ser> el proceso inverso de la conversión se e1plica m>s arriba. S # R ser>n las entradas e1ternas a : # <. Como se muestra en el diagrama lógico a continuación! : # < ser>n las salidas del circuito combinacional. or lo tanto! los valores de : # < tienen que ser obtenidos en t6rminos de S! R # @p. 0l diagrama lógico se muestra a continuación.
=na tabla de conversión se va a escribir utili/ando S! R! @p! @p H *! : # <. &urante dos entradas! S # R! se reali/an ocho combinaciones. ara cada combinación! las correspondientes salidas @p H * se encuentran ut. Las salidas para las combinaciones de S 9 * # R 9 * no est>n autori/ados para un lip lop SR.
/0 )lip )lop to D )lip )lop
& es la entrada e1terna # : # < son los insumos reales del lip lop. & # @p hacen cuatro combinaciones. : # < se e1presan en t6rminos de & # @p. La mesa de cuatro combinaciones de conversión! los <maps para : # < en t6rminos de & # @p # el diagrama lógico que muestra la conversión de :< a & se dan a continuación
/0 )lip )lop to T )lip )lop
: # < son las entradas reales del lip lop # 7 se toma como la entrada e1terna para la conversión. Cuatro combinaciones se producen con 7 # @p. : # < se e1presan en t6rminos de 7 # @p. La tabla de conversión! <mapas! # el diagrama lógico se dan a continuación.