PARTES DE UNA PLACA BASE
El zócalo de CPU (del inglés socket): Es n !ece"t#clo $e !eci%e el &ic!o'"!ocesado! lo conecta con el !esto de co&"onentes a t!aés de la "laca %ase*
Ran!a A+P: Las !an!as A+P se ,lizan es"ecial&ente "a!a ta!-etas g!#.cas A+P* Pe!o e&"iezan a se! !ee&"lazadas !ee&"lazad as "o! las !an!as PC/ E0"!ess*
RANURA PC/: Pe!&ite na co&nicación s !#"ida ent!e la CPU de na co&"tado!a los co&"onentes "e!i1é!icos2 as3 acele!ando ,e&"o de la o"e!ación*
Ran!a CNR: Es na !an!a de e0"ansión en la "laca &ad!e "a!a dis"osi,os de co&nicaciones co&o &óde&s2 ta!-etas Lan o USB2 al igal $e la !an!a A4R ta&%ién es ,lizado "a!a dis"osi,os de adio*
El c5i"set: Se!ie de ci!citos elect!ónicos2 $e ges,onan las t!ans1e!encias de datos ent!e los di1e!entes co&"onentes de la co&"tado!a ("!ocesado!2 &e&o!ia2 Se diide en dos
secciones2 el "ente no!te "ente s! n !elo-: !egla la elocidad de e-ección del &ic!o"!ocesado!*
Conecto!es 4e&o!ia: Son n ,"o de &e&o!ias DRA4 (RA4 de celdas const!idas a %ase de ca"acito!es)2 las cales ,enen los c5i"s de &e&o!ia en a&%os lados de la ta!-eta centan con n conecto! es"ecial de 678 te!&inales "a!a !an!as de la ta!-eta "!inci"al (4ot5e!%oa!d)*
Ta&%ién se les deno&ina D/44 ,"o DDR2 de%ido a $e centan con conecto!es 9sica&ente inde"endientes "o! a&%as ca!as co&o el "!i&e! est#nda! D/44*
Conecto!es AT de ali&entación: Ti"o de conecto! a la 1ente de ali&entación2 el cal es de ;8 (;<=8) contactos $e "e!&iten na >nica 1o!&a de cone0ión eitan e!!o!es co&o con las 1entes AT ot!o conecto! adicional lla&ado P82 de 8 contactos* Ta&%ién "oseen n siste&a de descone0ión "o! so?@a!e*
PUERT ST/C4/D/: Es la cone0ión t!adicional "a!a los dis"osi,os de cont!ol de ideo-egos* El "e!to de -egos se integ!a2 de &ane!a 1!ecente2 en na Ent!adaSalida del o!denado! o de la ta!-eta de sonido (sea /SA o PC/)2 o co&o na ca!acte!3s,ca s de algnas "lacas %ase* Pe!to "a!alelo: Es na inte!1az ent!e na co&"tado!a n "e!i1é!ico2 ca "!inci"al ca!acte!3s,ca es $e los %its de datos ia-an -ntos2 eniando n "a$ete de %te a la ez* En el se conectan:
co&"onentes de salida co&o la i&"!eso!a2 &onito! an,ga&ente de ent!ada "a!a el teclado*
Pe!to USB: Consiste en na cone0ión de cat!o "ines (an$e selen i! "o! "a!es)si!e "a!a conecta! dis"osi,os de e0"ansión "o! USB a la "laca %ase2 tales co&o "lacas adicionales de USB2 lecto!es de ta!-etas2 "e!tos USB 1!ontales2 etc*
SF6'SF;'SFG: P!og!a&as in1o!,cos doc&entación asociada tales co&o !e$e!i&ientos2 &odelos de diseHo &anales de sa!io* Los "!odctos de s@ "eden se! desa!!ollados "a!a n cliente es"eci.co o %ien "a!a el &e!cado gene!al: gené!icos'"e!sonalizados I "!og!a&as = "!ocedi&ientos = !eglas = doc&entación*
Jen,lado!: Si!e "a!a disi"a! el calo! &antene! la te&"e!at!a esta%le en la "laca %ase*
C5i" B/S C4S: C5i" $e inco!"o!a n "!og!a&a enca!gado de da! so"o!te al &ane-o de algnos dis"osi,os de ent!ada salida* Ades conse!a cie!tos "a!#&et!os co&o el ,"o de algnos discos d!os2 la 1ec5a 5o!a del siste&a2 etc* los cales ga!da en na &e&o!ia del ,"o C4S2 de & %a-o cons&o $e es &antenida con na "ila*
Bate!3a: Co&"onente enca!gado de s&inist!a! ene!g3a a la &e&o!ia $e ga!da los datos de la con.g!ación del Set"* Cando la "laca %ase se desconecta de la 1ente de "ode! se enca!ga de s&init!a! ene!g3a "a!a &antene! la 1ec5a 5o!a del siste&a*
&"e!: condcto! de co%!e c%ie!to de "l#s,co ,lizado "a!a ni! dos "ines co&"leta! n ci!cito*
Cac5e: Ko!&a "a!te de la ta!-eta &ad!e del "!ocesado! se ,liza "a!a accede! !#"ida&ente a la in1o!&ación $e ,liza el "!ocesado!*
El Bus:
En3a la in1o!&ación ent!e las "a!tes del e$i"o*
Bus de datos: son las l3neas de co&nicación "o! donde ci!clan los datos e0te!nos
e inte!nos del &ic!o"!ocesado!* Bus de dirección: l3nea de co&nicación "o! donde ia-a la in1o!&ación es"ec3.ca so%!e la localización de la di!ección de &e&o!ia del dato o dis"osi,o al $e se 5ace !e1e!encia*
Bus de control: l3nea de co&nicación "o! donde se cont!ola el inte!ca&%io de
in1o!&ación con n &ódlo de la nidad cent!al los "e!i1é!icos* Bus de expansión: con-nto de l3neas de co&nicación enca!gado de llea! el %s de datos2 el %s de di!ección el de cont!ol a la ta!-eta de inte!1az (ent!ada2 salida) $e se ag!ega a la ta!-eta "!inci"al* Bus del sistema: todos los co&"onentes de la CPU se inclan a t!aés del %s de siste&a2 &ediante dis,ntos ,"os de datos el &ic!o"!ocesado! la &e&o!ia "!inci"al2 $e ta&%ién inolc!a a la &e&o!ia cac5é de niel ;* La elocidad de t!ans1e!encia del %s de siste&a est# dete!&inada "o! la 1!ecencia del %s el anc5o del &3ni&o*
6* conecto!es /DE:
A$3 se conecta el ca%le "lano $e esta%lece la cone0ión con los discos d!os nidades lecto!as de CDCD'RF*
conecto!es de sonido: Las ta!-etas &ad!e &ode!nas inclen na "laca de sonido con todas ss cone0iones*
Conecto!es PS; "a!a &ose teclado: /nco!"o!an n icono "a!a dis,ngi! s so*
TECNL+/AS DE LA 4A/NBARD:
Los &ot5e!%oa!ds 1e!on eolcionando a lo la!go de s 5isto!ia "o! dos &o,os: el 1o!&ato dist!i%ción de ss co&"onentes "o! la can,dad a!iedad de 1nciones ag!egadas*
Estándar BTX
En las "!i&e!as PCs no e0isa n 1o!&ato estanda!izado2 no 1e 5asta nos aHos des"és2 con la llegada del 1o!&ato T $e se de.nió "o! "!i&e!a ez las di&ensiones %icación de las "a!tes $e con1o!&a%an la "laca &ad!e* Lego ino el AT con %astantes ca&%ios i&"o!tantes2 "e!o no 1e 5asta el AT2 $e a"a!ece en el aHo 6MM2 cando se diseHó n est#nda! teniendo & en centa la ci!clación del ai!e* Serial ATA II
En la actalidad2 los 1a%!icantes de "lacas &ad!e an dis&inendo la can,dad de "e!tos /DE (P' ATA) an d#ndole cada ez s lga! a los Se!ial'ATA Se!ial'ATA //*
RAID: Performance o seguridad
Ol,&a&ente en la &ao!3a de las "lacas %ase "ode&os e! dos o cat!o conecto!es S'ATA dedicados es"ecial&ente al so"o!te de RA/D (RedndantA!!a o1 /nde"endent Disks o con-nto !edndante de discos inde"endientes)* Este siste&a "e!&ite conecta! a!ios discos en si<#neo "a!a loga! &ao! !endi&iento2 &ao! seg!idad o a&%asQ Estos &étodos se catego!izan "o! n>&e!os o nieles2 siendo los s ,lizados RA/D <2 RA/D 62 RA/D ; RA/D G* RAID :
1!ece &ao! !endi&iento2 a $e se ,lizan dos discos2 "e!o en Findo@s éstos s&an s ca"acidad "a!a con1o!&a! na sola nidad cada a!c5io es al&acenado en 1!ag&entos $e se !e"a!ten ent!e los dos discos* RAID !:
Este niel ,liza dos discos donde al&acena na co"ia de cada a!c5io en a&%os discos se lo conoce co&o es"e-ado* Es s seg!o2 a $e gene!a n %ack" en ,e&"o !eal en el ot!o disco ante na "é!dida de in1o!&ación no necesita !econst!i! datos2 a $e el segndo disco con,ene la &is&a est!ct!a de a!c5ios $e el "!inci"al* RAID "#$:
En este &étodo se cong!egan s discos "a!a 1o!&a! n con-nto2 "o! lo tanto o%tene! tole!ancia a 1allas &>l,"les* Se ,liza co!!ección de e!!o!es ECC "a!a RA/D ; "a!idad "a!a RA/D G* Sele ,liza!se en se!ido!es @e%2 de co!!eo de a!c5ios* P%I Express !& ' "&
Antes conocido co&o G+/ a"oado "o! /ntel2 nació en ;<<8 1e "ensado "a!a !ee&"laza! de.ni,a&ente al PC/ al A+P2 el PC/'E0"!ess es n %s local $e ,liza na seHal se!ie "nto a "nto2 $e log!a altas tasas de t!ans1e!encia al enia! !eci%i! in1o!&ación* Po! a5o!a est# "!esente en los &ot5e!%oa!ds de alta ga&a o en las e!siones Del0e2 "e!o de a "oco se a a.anzando cada ez s2 5asta $e en nos dos o t!es aHos !ee&"lace "o! co&"leto al PC/* S(I ' %ross)ire: *rá+cos en paralelo
En la lc5a "o! alcanza! el i&o !endi&iento Jidia AT/ se en1!entan na ez s "a!a se! el l3de! del &e!cado en el a"a!tado de la acele!ación GD* Jidia desa!!olló en ;<
lla&ada SL/ (Scala%le Link /nte!1ace) %as#ndose en na idea $e nos cantos aHos at!#s a se 5a%3a ,lizado en las cl#sicas "lacas GD10 JooDoo;* SL/ consta de instala! dos "lacas acele!ado!as idén,cas en n &is&o &ot5e!%oa!d $e so"o!te esta no!&a $e2 o%ia&ente2 "osea dos zócalos PC/'E0"!ess 60 li%!es* ,SB $&
La te!ce!a e!sión del "e!to s "o"la!2 se encent!a en "leno desa!!ollo* La "!i&e!a es"eci.cación esta!# dis"oni%le "!onto los "!i&e!os dis"osi,os e!#n la lz en lo $e $eda del ;<
E0isten "!e%as "a!a da! ida a na tecnolog3a inal#&%!ica tanto "a!a USB co&o "a!a Ki!eFi!e2 s "!ecisa&ente so%!e n enlace o seHal lla&ado UFB (Ult!aFide Band)* A"ntan a !ee&"laza! a las e0istentes !edes FiKi dis"osi,os Bletoot5 con estos enlaces lt!a'!#"idos* Estas neas i&"le&entaciones son ta&%ién conocidas co&o Fi!eless USB (ta&%ién conocido co&o Fi4edia) Ki!e@i!eless an$e no son ss no&%!es de.ni,os'* El Fi!eless USB o"e!a!# a la nada des"!ecia%le ci1!a de G<< 4%its "o! segndo* e#SATA
Estanda!izado a &ediados de ;<<82 "asó &c5o ,e&"o 5asta $e los 1a%!icantes de 5a!d@a!e incle!an el est#nda! e'SATA (o e0te!nal Se!ial'ATA) en ss "!odctos* No se t!ata de na inte!1az de cone0ión de discos s2 se t!ata de la "!i&e!a inte!1az e0clsia "a!a discos d!os en e!sión e0te!na* Cada ez s &ot5e!%oa!ds inco!"o!an ent!e ss "e!tos2 no o s de este ,"o* Con !es"ecto a las ca!acte!3s,cas técnicas2 el e'SATA es & si&ila! al Se!ial'ATA inte!no* Sólo a!3an los alo!es de olta-e "a!a los canales de en3o !ece"ción de datos el 1o!&ato de los conecto!es e0te!nos* .emoria DDR" ' DDR$
Son &ódlos de &e&o!ia %asados en el &is&o conce"to $e las &e&o!ias DDR: &ane-a! el do%le de in1o!&ación "o! cada ciclo de !elo-* No inco!"o!an n g!an ca&%io o !eolción con !es"ecto a la DDR o!iginal (co&o s3 lo es el salto de la a!$itect!a de &e&o!ia S/44 a D/44 o D/44 a DDR)2 salo "o! los inc!e&entos de 1!ecencia de t!a%a-o2 !edcción de cons&o de ene!g3a (de ;2 olts en DDR a 627 en DDR; a 62 del DDRG) costos de 1a%!icación* Ta&"oco son co&"a,%les ent!e s3 ni los &ódlos DDR2 ni los DDR;2 ni los DDRG: todos ellos "oseen "e$eHas
&escas2 dis,nta tensión de t!a%a-o o di1e!ente can,dad de contactos $e los 5acen inco&"a,%les* La &e&o!ia DDR; "a!te en na 1!ecencia de o"e!ación de GG 4Vz2 "asando "o! los W 7<<2 llegando a los 6<* En ca&%io2 los &ódlos DDRG "a!ten en 7<< llegan (5asta a5o!a) a los 6<< 4Vz2 "asando "o! "asos inte!&edios de 6< 6GGG* Dual %/annel
Se t!ata de na tecnolog3a $e "e!&ite n inc!e&ento de !endi&iento g!acias al acceso si<#neo a dos &ódlos dis,ntos de &e&o!ia* Esto se consige &ediante n segndo cont!olado! de &e&o!ia %icado en el No!t5%!idge del c5i"set2 actal&ente la &ao!3a de los &ot5e!%oa!ds so"o!tan Dal C5annel*